Beispiele der Zusammenarbeit IHP/HU-Berlin (Informatik)
Im Laufe der bisherigen Zusammenarbeit IHP/HU-Berlin wurden u.a.
- ein LEON-2-Prozessor in IHP-Technologie entworfen
- Verifikationsverfahren für GALS Schaltungen entwickelt
- neue Design-Methoden für ECL-Schaltkreise mit differentiellen Eingängen entwickelt
- Schaltkreise für verschiedene Anwendungen aus dem Bereich der Breitbandkommunikation
entworfen, z.B.
- 2001 Korrelatorchip I (4096-bit Korrelation mit 64 kBit/s)
- 2002 I²C – Schnittstellenbaustein (VHDL-Code, Altera-FPGA, IHP-Chip)
- 2004 LEON-2 (Sparc-Kompatibler 32-bit-Prozessor, angepasst an Technologie des IHP Frankfurt/Oder)
- 2005 Korrelatorchip II (16384-bit Korrelation mit 64 kBit/s)
- 2006 LDPC Chip (Low-Density-Parity-Check-Coder) Diplompreis, Marcus Ehrig (HUB)
- 2007 ECL Divider (ESA-Projekt, Local Oscillator 6..12 GHz )
- 2008 differentieller ECL-Designflow Diplompreis, Oliver Schrape (HUB)
- 2009 ECL Serializer 28 Gbit/s (100 GET Projekt )
- 2010 ADPLL (All digital PLL)